顯著特點信噪比=78.2 dBFS@70 MHz和125 MSPSSFDR=88 dBc@70 MHz和125 MSPS低工率:750 mW@125 MSPS1.8 V模擬仿真電源適配器操作的1.8V CMOS或LVDS的輸出開關電源整數1到8放入數字時鐘分頻器中頻采集幀率為300 MHz?153.6 dBm/Hz小信息投入噪聲源,200Ω投入70 MHz和125 MSPS時的電阻值待選片上跳動可編寫程序組織結構ADC依據線電壓結合ADC監測和堅持搜索靈活機動的模擬系統讀取比率:1 V p-p至2 V p-p包括650 MHz上行帶寬的差分仿真模擬輸出ADC鬧鐘占空比穩定可靠器95 dB端口防護隔離/串擾串口設定移動用戶可系統配置,內部自帶測試試(BIST)實用功能節能降耗跳閘摸式
中文版
DACADC集成電路芯片