AT84AS004緊密結合了10位2 Gsps法向齒轉化器和1:4 DMUX,設汁應用于首位或二、奈奎斯特區聯通寬帶預警的明確加數化。它的特色是7.8能夠2 Gsps時的數字1(ENOB)和–55 dBFS無雜散的動態超范圍(SFDR)首位個奈奎斯特區和7.5位,在二、個奈奎斯特上帶有53分貝的SFDR。1:4多路加數內容輸出與LVDS方式兼容,以便于與規范模塊FPGA或DSP。AT84AS004的上限運動車速為2 GSP。AT84AS004選擇25×35mmEBGA317打包封裝。此包的TCE與FR4類似板,在收到大的熱撞擊時具備良好的正規性。
漢語
DACADC單片機芯片